Synthèse des circuits intégrés digitaux [ LELEC2570 ]
5.0 crédits ECTS
30.0 h + 30.0 h
1q
Enseignant(s) |
Legat Jean-Didier ;
|
Langue d'enseignement: |
Français
|
Lieu de l'activité |
Louvain-la-Neuve
|
Préalables |
LELEC2531 - Conception et architecture des systèmes électroniques digitaux
|
Thèmes abordés |
Voir descriptif
|
Acquis d'apprentissage |
A l'issue de cet enseignement, les étudiants seront en mesure de
-
Concevoir, simuler et synthétiser un circuit intégré digital spécifique (ASIC)
-
Appréhender l'utilisation des outils logiciels Cadence et Synopsys
-
Concevoir, simuler et dessiner des cellules de base
-
Intégrer ces cellules de base dans la conception de l'ASIC
-
Optimiser la synthèse de l'ASIC
|
Modes d'évaluation des acquis des étudiants |
L'évaluation se base sur les travaux durant le quadrimestre et sur le projet final
|
Méthodes d'enseignement |
-
L'apprentissage se base sur des cours accompagnés de séminaires, de travaux personnels obligatoires et d'un projet.
-
Chaque étudiant sera amené à concevoir et à simuler un ASIC dans le cadre du projet
|
Contenu |
-
La synthèse logique
-
L'optimisation software
-
L'optimisation hardware
-
Le placement et le routage
-
L'optimisation temporelle
-
La conception "full custom" de cellules de base
-
Le layout et l'intégration de cellules de base
-
La synthèse et l'optimisation finale de l'ASIC
|
Bibliographie |
Digital VLSI Chip Design with Cadence and Synopsys CAD Tools by Erk Brunvand
|
Cycle et année d'étude |
> Master [120] : ingénieur civil électricien
> Master [120] : ingénieur civil électromécanicien
|
Faculté ou entité en charge |
> ELEC
|
<<< Page précédente